Technique Structurelle d'Affectation des Bits Non Spécifiés en Vue d'une Réduction de la Puissance de Pic Pendant le Test Série - LIRMM - Laboratoire d’Informatique, de Robotique et de Microélectronique de Montpellier Access content directly
Conference Papers Year : 2006

Technique Structurelle d'Affectation des Bits Non Spécifiés en Vue d'une Réduction de la Puissance de Pic Pendant le Test Série

Abstract

La consommation de puissance est devenue un paramètre important lors de la conception d'un circuit intégré. De plus, cette consommation est plus importante en mode test qu'en mode fonctionnel. Dans cet article nous nous intéressons à la puissance de pic durant le test série et plus spécialement pendant le cycle de test (entre l'application du vecteur de test et la capture de la réponse) afin d'éviter l'apparition de phénomènes de bruits. Nous proposons une technique de remplissage des bits non spécifiés des vecteurs de test basée sur l'analyse de la structure du circuit sous test. Les résultats expérimentaux montrent que cette technique propose le meilleur compris entre la réduction de la puissance de pic et l'augmentation de la séquence de test.

Keywords

Fichier principal
Vignette du fichier
JNRDM06_LP.pdf (108.12 Ko) Télécharger le fichier
Loading...

Dates and versions

lirmm-00136838 , version 1 (15-03-2007)

Identifiers

  • HAL Id : lirmm-00136838 , version 1

Cite

Nabil Badereddine, Patrick Girard, Serge Pravossoudovitch, Christian Landrault, Arnaud Virazel, et al.. Technique Structurelle d'Affectation des Bits Non Spécifiés en Vue d'une Réduction de la Puissance de Pic Pendant le Test Série. JNRDM: Journées Nationales du Réseau Doctoral de Microélectronique, May 2006, Rennes, France. ⟨lirmm-00136838⟩
103 View
108 Download

Share

Gmail Facebook X LinkedIn More