« Pong » en VHDL

Résumé : Cet article présente le module complémentaire « Composants complexes FPGA » de deuxième année de DUT Génie Electrique et Informatique Industrielle (GEII). Ce module est composé de deux séances de cours magistraux, huit séances de travaux dirigés (TDs) et cinq séances de travaux pratiques (TPs) permettant aux étudiants d'approfondir leurs connaissances en VHDL. Durant les TD/TPs, le logiciel Quartus est utilisé, ainsi que des cartes FPGAs DE1 d'Altera. Les TDs servent à se remémorer la syntaxe VHDL acquise en première année pour les circuits combinatoires et séquentiels, ainsi qu'à appréhender la description hiérarchique et des fonctionnalités non abordées en première année (boucles, fonctions, paramètres génériques, …). Après deux TPs de « remise à niveau », les trois derniers TPs se focalisent sur l'utilisation de la sortie VGA des cartes avec pour but la programmation du jeu « Pong ».
Type de document :
Poster
Journées pédagogiques du CNFM, Nov 2016, Montpellier, France. 2016
Liste complète des métadonnées

https://hal-lirmm.ccsd.cnrs.fr/lirmm-01430000
Contributeur : Sophie Dupuis <>
Soumis le : lundi 9 janvier 2017 - 14:03:19
Dernière modification le : mardi 27 février 2018 - 09:26:03
Document(s) archivé(s) le : lundi 10 avril 2017 - 14:55:37

Fichier

JPCNFM_16.pdf
Fichiers produits par l'(les) auteur(s)

Identifiants

  • HAL Id : lirmm-01430000, version 1

Collections

Citation

Sophie Dupuis, Vincent Creuze, Vincent Thomas, Didier Crestani, Bertrand Gelis, et al.. « Pong » en VHDL. Journées pédagogiques du CNFM, Nov 2016, Montpellier, France. 2016. 〈lirmm-01430000〉

Partager

Métriques

Consultations de la notice

144

Téléchargements de fichiers

612