« Pong » en VHDL - LIRMM - Laboratoire d’Informatique, de Robotique et de Microélectronique de Montpellier Access content directly
Conference Poster Year : 2016

« Pong » en VHDL

Abstract

Cet article présente le module complémentaire « Composants complexes FPGA » de deuxième année de DUT Génie Electrique et Informatique Industrielle (GEII). Ce module est composé de deux séances de cours magistraux, huit séances de travaux dirigés (TDs) et cinq séances de travaux pratiques (TPs) permettant aux étudiants d'approfondir leurs connaissances en VHDL. Durant les TD/TPs, le logiciel Quartus est utilisé, ainsi que des cartes FPGAs DE1 d'Altera. Les TDs servent à se remémorer la syntaxe VHDL acquise en première année pour les circuits combinatoires et séquentiels, ainsi qu'à appréhender la description hiérarchique et des fonctionnalités non abordées en première année (boucles, fonctions, paramètres génériques, …). Après deux TPs de « remise à niveau », les trois derniers TPs se focalisent sur l'utilisation de la sortie VGA des cartes avec pour but la programmation du jeu « Pong ».
Fichier principal
Vignette du fichier
JPCNFM_16.pdf (662.74 Ko) Télécharger le fichier
Origin Files produced by the author(s)

Dates and versions

lirmm-01430000 , version 1 (09-01-2017)

Identifiers

  • HAL Id : lirmm-01430000 , version 1

Cite

Sophie Dupuis, Vincent Creuze, Vincent Thomas, Didier Crestani, Bertrand Gelis, et al.. « Pong » en VHDL. Journées pédagogiques du CNFM, Nov 2016, Montpellier, France. 2016. ⟨lirmm-01430000⟩
429 View
2205 Download

Share

Gmail Mastodon Facebook X LinkedIn More